Předmět Logical systems (FEKT-NLOS)
Na serveru studentino.cz naleznete nejrůznější studijní materiály: zápisky z přednášek nebo cvičení, vzorové testy, seminární práce, domácí úkoly a další z předmětu FEKT-NLOS - Logical systems, Fakulta elektrotechniky a komunikačních technologií, Vysoké učení technické v Brně (VUT).
Top 10 materiálů tohoto předmětu
Materiály tohoto předmětu
Materiál | Typ | Datum | Počet stažení |
---|
Další informace
Cíl
Rozšířit znalosti teorie logických obvodů z bakalářského studia a doplnit je znalostí logických systémů a jejich navrhování, konstrukce, zkoušení a praktického použití.Získat základní znalosti metod pro popis, analýzu a návrh kombinačních a sekvenčních logických obvodů.Seznámit studenty se syntaxí a sémantikou jazyka pro popis hardware (VHDL).Využití jazyka VHDL pro modelování, simulaci a syntézu komplexních číslicových systémů.Představení programovacích technik za pomocí vývojového prostředku XILINX ISERealizace vzorových úloh na přípravku NEXYS 3.
Osnova
1.Boolova algebra. Minimalizace logických výrazů: Karnaghovy mapy. 2.Minimalizace logických výrazů: Quinův-McCluskeyho algoritmus Analýza činnosti logických sítí, souběh a hazard. 3.Sčítačka,multiplexor, demultiplexor, dekoderAsynchronní logické sítě, klopné obvody.4.Sekvenční logické obvody a sítě. Stavové automaty a jejich reprezentace. 5.Základy jazyka VHDL. Datové typy, Příkazy jazyka VHDL 6.Popis kombinačních obvodů, Synchronních sekvenční obvody, Konečné automy. Testování obvodů a návrh testů, funkční simulace.
Literatura
Perrin J., P., Denouette M., Daclin E.: Systémes logiques 1, 2, Dunod, Paris, 1970, (EN)Wuensch G., Schreiber H.: Digitale Systeme, Verlag Technik, Berlin, 1986 (EN)Friedman A., D., Menon P., R.: Theory and Design of Switching Circuits, Computer Science Press, Inc., 1975, (EN)
Požadavky
Jsou požadovány znalosti na úrovni bakalářského studia.
Garant
Ing. Radovan Holek, CSc.
Vyučující
Ing. Radovan Holek, CSc.