bpc-los_08 - Metastabilita, VHDL-popis sekv. obvodů
Níže je uveden pouze náhled materiálu. Kliknutím na tlačítko 'Stáhnout soubor' stáhnete kompletní formátovaný materiál ve formátu PDF.
Programovatelné logické obvody 5
Ing. P. Petyovský, Ph.D. (petyovsky@feec.vutbr.cz)
Metastabilita v hladinových a hranových klopných
obvodech, popis sekvenčních obvodů ve VHDL,
VHDL jazykové konstrukce: process, if-elsif-
else, case-when, funkce, definice uživatelských
knihovních balíků, přímé vkládání entit.
rev. 2019.14
Opakování předchozích znalostí
Opakování předchozích znalostí
Opakování předchozích znalostí 1/2
•
Vnitřní schéma kombinačních log. obvodů:
Opakování předchozích znalostí 1/2
•
Vnitřní schéma kombinačních log. obvodů:
•
Hradla: INVERTOR, NAND, NOR - jedno hradlo cca 2 - 4 tranzistory
(dle výrobní technologie).
Opakování předchozích znalostí 1/2
•
Vnitřní schéma kombinačních log. obvodů:
•
Hradla: INVERTOR, NAND, NOR - jedno hradlo cca 2 - 4 tranzistory
(dle výrobní technologie).
•
DTL, TTL, TTL open collector, CMOS.
Opakování předchozích znalostí 1/2
•
Vnitřní schéma kombinačních log. obvodů:
•
Hradla: INVERTOR, NAND, NOR - jedno hradlo cca 2 - 4 tranzistory
(dle výrobní technologie).
•
DTL, TTL, TTL open collector, CMOS.
•
Sekvenční logické obvody (klopné obvody - KO, flip-flop):
Opakování předchozích znalostí 1/2
•
Vnitřní schéma kombinačních log. obvodů:
•
Hradla: INVERTOR, NAND, NOR - jedno hradlo cca 2 - 4 tranzistory
(dle výrobní technologie).
•
DTL, TTL, TTL open collector, CMOS.
•
Sekvenční logické obvody (klopné obvody - KO, flip-flop):
•
Výstup je kombinací aktuálních hodnot na vstupech, a také hodnot
na vstupech v minulosti (tj. reaguje na
sekvence vstupních hodnot).
Opakování předchozích znalostí 1/2
•
Vnitřní schéma kombinačních log. obvodů:
•
Hradla: INVERTOR, NAND, NOR - jedno hradlo cca 2 - 4 tranzistory
(dle výrobní technologie).
•
DTL, TTL, TTL open collector, CMOS.
•
Sekvenční logické obvody (klopné obvody - KO, flip-flop):
•
Výstup je kombinací aktuálních hodnot na vstupech, a také hodnot
na vstupech v minulosti (tj. reaguje na
sekvence vstupních hodnot).
•
Rovnovážné stavy vs. nerovnovážné stavy.
Opakování předchozích znalostí 1/2
•
Vnitřní schéma kombinačních log. obvodů:
•
Hradla: INVERTOR, NAND, NOR - jedno hradlo cca 2 - 4 tranzistory
(dle výrobní technologie).
•
DTL, TTL, TTL open collector, CMOS.
•
Sekvenční logické obvody (klopné obvody - KO, flip-flop):
•
Výstup je kombinací aktuálních hodnot na vstupech, a také hodnot
na vstupech v minulosti (tj. reaguje na
sekvence vstupních hodnot).
•
Rovnovážné stavy vs. nerovnovážné stavy.
•
Rovnovážné stavy: stabilní vs. nestabilní, (body A, B, C na grafu).
Opakování předchozích znalostí 1/2
•
Vnitřní schéma kombinačních log. obvodů: