Sekvenční logické obvody - cvičení
Níže je uveden pouze náhled materiálu. Kliknutím na tlačítko 'Stáhnout soubor' stáhnete kompletní formátovaný materiál ve formátu PDF.
okamžiku) odečíst a je nefunkční pokud odezva na vstupní impuls je srovnatelná s dobou
mezi jednotlivými impulzy.
•
Synchronní čítač - na klopné obvody přiveden vstupní impulz synchronně (je třeba
zabezpečit, aby měnily stav jen ty klopné obvody, u kterých je to požadováno)
•
Zde se plně využita funkce obvodu typu T. Pomocí řídící logiky se ze stavu výstupů
předcházejících obvodů určuje logická úroveň vstupu T a tedy skutečnost, zda klopný
obvod změní nebo nezmění stav při aplikaci následného hodinového impulsu.
•
Využitím asynchronních vstupů klopných obvodů lze před započetím čítání nastavit
počáteční stav čítače, tj. provést předvolbu.
Registr
55
• Kombinaci n klopných obvodů, schopnou zapamatovat si n-bitovou
informaci nazýváme registrem. Spojíme-li výstup klopného obvodu se
vstupem následujícího klopného obvodu atd., dostáváme posuvný registr.
Registr
56
• Posuvný registr vybaven sériovým vstupem dat
• První klopný obvod opatřen invertorem mezi vstupy J a K , čímž je vytvořen z
tohoto klopného obvodu klopný obvod typu D.
• Hradla typu NAND v nastavovacích vstupech klopných obvodů zajistí nastavení
vstupních hodnot PS0 - PS4 jediným impulzem.
•
data na sériovém vstupu registru jsou synchronizována s hodinovými impulsy tak, že při
aplikaci hodinového impulsu do registru je na sériovém vstupu nastaven jeden z datových
bitů počínaje od nejméně významného (LSB). Při prvním hodinovém impulsu je tedy na
vstupu registru (KO4) nejméně významný bit, který se ↓ hranou impulsu přesune na výstup
Q4, atd.